STMicroelectronics

STM32N6 系列 - 高性能微控制器

STM32N6x5, STM32N6x7
在工业和消费应用中实现全新性能等级
STM32N6 系列 - 高性能微控制器

产品介绍

STM32N6 采用主频高达 800 MHz 的 Arm® Cortex®-M55 内核,是首款引入 Arm Helium 向量处理技术的 CPU,将 DSP 运算能力整合至标准 CPU 架构中。

STM32N6 是首款内置 ST Neural-ART Accelerator™ 的 STM32 MCU。该加速器为 ST 自主研发的神经网络处理单元(NPU),专为高能效的边缘 AI 应用而设计。其工作频率高达 1 GHz,算力最高可达 600 GOPS,可实现计算机视觉与音频应用的实时神经网络推理。

STM32N6 内建专用的计算机视觉处理流水线,配备 MIPI CSI-2 接口与图像信号处理器(ISP),可兼容多种摄像头模块。此外,STM32N6 还集成 H.264 硬件编码器及 NeoChrom™ 图形加速器,适用于功能丰富的应用产品。

产品提供 4.2 MB 连续式片上 RAM,非常适合神经网络或图形应用,同时支持高速外部存储接口(hexa-SPI、OCTOSPI、FMC)。

STM32N6 具备先进的安全机制,符合最新安全标准,目标通过 SESIP 等级 3 及 PSA 等级 3 认证。

产品提供六种不同封装形式,引脚数范围为 169 至 264 pins,引脚间距为 0.4 mm 至 0.8 mm,并支持最高 125°C 的环境温度,适用于严苛应用环境。

应用领域

  • 智慧工业
  • 智慧家居
  • 智慧城市
  • 汽车电子
  • 个人电子产品
  • 医疗与健康护理

STM32N6x7 产品特性  

  • 性能
    • 1280 DMIPS / 3360 CoreMark
    • Helium(M-Profile 向量扩展,MVE):新增约 150 条指令,专为高速执行高级 DSP 与机器学习代码而设计
    • ST Neural-ART Accelerator™:
      • 针对高性能、低功耗 AI 算法进行优化
      • 工作频率 1 GHz,提供 600 GOPS,平均能效高达 3 TOPS/W
  • 存储
    • 无 Flash 架构设计
    • 4.2 MB 连续式片上 RAM
    • 高速串行接口支持外部存储:以低引脚数、具成本效益的方式,通过 8 位或 16 位接口访问外部存储器
    • 灵活的存储控制器(PSRAM、SDRAM、NOR、NAND)
  • 高级图形与多媒体功能
    • Chrom-ART Accelerator:2D 图形加速
    • Chrom-GRC:适用于非方形显示屏的图形资源裁剪器
    • NeoChrom™ Accelerator:
      • 2.5D 图形加速,支持高级绘图功能
      • 透视校正与纹理映射
  • H.264 编码器:720p / 1080p @ 30 fps
  • JPEG 硬件加速器:
    • JPEG 压缩与解压缩
    • 高画质 Motion JPEG 视频播放
  • 专用图像信号处理器(ISP):
    • 支持 500 万像素摄像头 @ 30 fps
    • 可从同一摄像头输入图像生成 3 种不同输出图像
    • 多种摄像头接口:MIPI CSI-2(2 lanes)、16 位并行接口
    • STM32-ISP-IQTune 工具,用于 ISP 参数调校管理
  • 安全性
    • 目标符合 SESIP 等级 3 及 PSA 等级 3 认证
    • TrustZone®
    • 具备抗侧信道攻击的 AES / PKA 以及高速 AES / SHA
    • RIF:具备租户感知(Tenant-aware)的防火墙机制,提供更高隔离性与多应用支持
    • 安全存储机制与硬件唯一密钥(Hardware Unique Key)

STM32N6x7 产品系列

*STMicroelectronics Authorized Distributor
twL_marqueepic_22G06_3RNAyzuHfs
订阅电子报,掌握最新科技与产业趋势
订阅电子报,掌握最新科技与产业趋势
我要订阅

數字驗證

請由小到大,依序點擊數字

洽詢車

你的洽詢車總計 0 件產品

    搜索

    偵測到您已關閉Cookie,為提供最佳體驗,建議您使用Cookie瀏覽本網站以便使用本站各項功能

    本网站使用Cookie为您提供最佳的使用体验。继续使用本网站,即表示您同意我们的Cookie Policy。